Verilog 是一种用于数字电路与硬件设计的硬件描述语言(HDL),常用于描述、仿真与综合(生成门级电路)芯片/FPGA 的逻辑行为与结构。(也常特指其标准化版本及相关语言生态;与 SystemVerilog 关系密切。)
/ˈvɛrɪlɔːɡ/
I wrote a simple counter in Verilog.
我用 Verilog 写了一个简单的计数器。
The team used Verilog to model the CPU pipeline and then ran simulations to verify timing and corner cases.
团队用 Verilog 对 CPU 流水线建模,然后通过仿真验证时序和各种边界情况。
“Verilog” 通常被认为由 verification(验证) 与 logic(逻辑) 组合而来。它在 1980 年代由 Gateway Design Automation 推广,后来成为 IEEE 标准(IEEE 1364),并在芯片设计与 EDA 工具链中广泛使用。